• Designing fault tolerant NoCs to improve reliability on SoCs 

      Frantz, Arthur Pereira (2007) [Dissertação]
      Com a redução das dimensões dos dispositivos nas tecnologias sub-micrônicas foi possível um grande aumento no número de IP cores integrados em um mesmo chip e consequentemente novas arquiteturas de comunicação são usadas ...
    • Lógica e escalonamento de teste para sistemas com redes intra-chip baseadas em topologia de malha 

      Amory, Alexandre de Morais (2007) [Tese]
      Com o avanço da tecnologia de fabricação de chips o atraso em fios globais será maior que o atraso em portas lógicas. Além disso, fios globais longos são mais suscetíveis a problemas de integridade como crosstalk. Uma ...
    • Métodos de teste de redes-em-chip (NoCs) 

      Hervé, Marcos Barcellos (2009) [Dissertação]
      Este trabalho tem como objetivo estudar e propor métodos de teste funcional visando a detecção e localização de falhas na infra-estrutura das redes-em-chip. Para isso, o trabalho apresenta, inicialmente, uma descrição das ...
    • Reduzindo o consumo de potência em redes intra-chip através de esquemas de codificação de dados. 

      Palma, José Carlos Sant'Anna (2007) [Tese]
      O consumo de potência em uma Rede Intra-Chip (em inglês, Network-on-Chip – NoC) cresce linearmente com a quantidade de transições de sinais nos pacotes transmitidos através da infra-estrutura de interconexão. Uma forma de ...
    • Resource-aware clustering design for NoC-based MPSoCs 

      Silva, Gustavo Girão Barreto da (2014) [Tese]
      The multicore paradigm is a solid trend nowadays, also in the field of embedded systems. The degree of parallelism provided by such architecture has been the foundation of performance advancements in the field as well as ...