• Algorithms for wire length improvement of VLSI circuits with concern to critical paths 

      Hentschke, Renato Fernandes (2007) [Tese]
      Esta tese objetiva propor algorítmos para a redução do tamanho dos fios em circuitos VLSI considerando elementos críticos dos circuitos. O problema é abordado em duas perspectivas diferentes: posicionamento e roteamento. ...
    • Alocação realista de funções de rede virtualizadas em FPGAs reconfigurados dinamicamente 

      Guerra, Victor Sberse (2023) [Trabalho de conclusão de graduação]
      Utilizar de Field Programmable Gate Arrays (FPGAs), um tipo de hardware flexível, para soluções de virtualização de funções de rede (NFV), traz uma série de vantagens econô micas e práticas para quem as utiliza. Este ...
    • Finding placement-relevant clustersWith fast modularity-based clustering 

      Fogaça, Mateus Paiva (2020) [Tese]
      In advanced technology nodes, IC implementation faces an increasing design complexity as well as ever-more demanding design schedule requirements. This raises the need for new decomposition approaches that can help reduce ...
    • Jezz : an effective legalization algorithm for minimum overall displacement 

      Puget, Julia Casarin (2015) [Trabalho de conclusão de graduação]
      Legalization is one of the three stages in which logic gate placement is subdivided in the physical synthesis of an integrated circuit. This stage consists of selecting positions considered to be valid for the logic gates, ...
    • Método para legalização de circuitos com células de altura múltipla 

      Ferreira, Jorge Alberto (2022) [Dissertação]
      Desde a década de 1970, novas tecnologias de semicondutores impactam nossa sociedade. Desde então, o número de componentes num mesmo circuito é dobrado a cada dois anos, seguindo a Lei de Moore. Com esse avanço, os ...
    • A new quadratic formulation for incremental timing-driven placement 

      Fogaça, Mateus Paiva (2016) [Dissertação]
      The interconnection delay is a dominant factor for achieving timing closure in nanoCMOS circuits. During physical synthesis, placement aims to spread cells in the available area while optimizing an objective function w.r.t. ...
    • Otimização de interconexões através de AIGs 

      Carvalho Júnior, Alberto dos Santos (2010) [Trabalho de conclusão de graduação]
      A tecnologia VLSI tem experimentado uma constante redução na dimensão de seus dispositivos (i.e. o tamanho mínimo do transistor), permitindo uma densidade que hoje ultrapassa a casa de centenas de milhões de transistores ...
    • Otimização de interconexões através de posiocionamento e síntese lógica 

      Vedovelli, Estevan (2009) [Trabalho de conclusão de graduação]
      No fluxo atual de projeto de circuitos digitais modernos é difícil estimarmos os atrasos que ocorrem nas interconexões, especialmente antes do posicionamento das células. E quando os atrasos são corretamente avaliados, ...
    • Particionamento de células e pads de I/O em circuitos VLSI 3D 

      Sawicki, Sandro (2009) [Tese]
      A etapa de particionamento em circuitos VLSI 3D é fundamental na distribuição de células e blocos para as camadas do circuito, além de auxiliar na redução da complexidade dos posicionadores. Estes, quando o particionamento ...
    • Posicionamento de circuitos integrados : estudo e implementação de técnicas de aprimoramento 

      Cavalheiro, Lucas Diogo (2010) [Trabalho de conclusão de graduação]
      Neste trabalho, será tratado o problema de posicionamento de circuitos integrados. Desenvolveu-se um estudo dos diferentes algoritmos utilizados na resolução da questão e se implementou algumas soluções visando melhorar ...
    • Posicionamento global de células em circuitos VLSI 

      Plácido, Henrique (2016) [Trabalho de conclusão de graduação]
      O posicionamento de células é a etapa da síntese automática de circuitos integrados responsável por determinar a localização das células na área do circuito. Como o posicionamento de células pertence a classe de problemas ...
    • Posicionamento visando redução do comprimento das conexões 

      Pinto, Felipe de Andrade (2011) [Dissertação]
      Este trabalho será focado no problema de posicionamento de células lógicas em circuitos integrados. Neste problema necessitamos organizar as portas lógicas reduzindo o comprimento dos fios que as conectam da melhor forma ...