Mostrar registro simples

dc.contributor.advisorReis, Andre Inaciopt_BR
dc.contributor.authorKagami, Nicolas Silveirapt_BR
dc.date.accessioned2016-04-16T02:08:35Zpt_BR
dc.date.issued2015pt_BR
dc.identifier.urihttp://hdl.handle.net/10183/139099pt_BR
dc.description.abstractThis document presents a multi-objective approach to buffer insertion. Our concept is applied to simple-cells-based circuits, extracted from AIGs. Node count minimization in AIGs tends to increase the logic sharing, which may imply in some fanout violations. The subsequent fanout limiting step can be used to determine more than just a fanout abiding cell, if few physical aspects are taken into consideration. The proposed method simultaneously provides preferential treatment to global critical paths and builds a placement-aware buffer structure.en
dc.description.abstractEste documento apresenta um conjunto de algoritmos que formam uma abordagem multiobjetivo para inserção de buffers. O conceito é aplicado a circuitos baseados em células simples, obtidos a partir de AIGs. A minimização de nodos em AIGs costuma aumentar o compartilhamento lógico, que pode implicar em violações de fanout. O passo de limitação de fanout subsequente pode definir mais do que uma célula com fanout restrito, se alguns aspectos físicos são levados em consideração. O método proposto limita o fanout da célula enquanto provendo tratamento especial para caminhos críticos globais e construindo uma árvore de inversores para limitação de fanout com conexões baseadas em posição.pt_BR
dc.format.mimetypeapplication/pdfpt_BR
dc.language.isoengpt_BR
dc.rightsOpen Accessen
dc.subjectBuffer insertionen
dc.subjectMicroeletrônicapt_BR
dc.subjectLogic synthesisen
dc.subjectSíntese lógicapt_BR
dc.titleMonotonic buffer insertionpt_BR
dc.title.alternativeInserção de buffer monotônica pt
dc.typeTrabalho de conclusão de graduaçãopt_BR
dc.identifier.nrb000989489pt_BR
dc.degree.grantorUniversidade Federal do Rio Grande do Sulpt_BR
dc.degree.departmentInstituto de Informáticapt_BR
dc.degree.localPorto Alegre, BR-RSpt_BR
dc.degree.date2015pt_BR
dc.degree.graduationCiência da Computação: Ênfase em Engenharia da Computação: Bachareladopt_BR
dc.degree.levelgraduaçãopt_BR


Thumbnail
   

Este item está licenciado na Creative Commons License

Mostrar registro simples