Repositório Digital

A- A A+

A novel voltage-mode CMOS quaternary logic design

.

A novel voltage-mode CMOS quaternary logic design

Mostrar registro completo

Estatísticas

Título A novel voltage-mode CMOS quaternary logic design
Autor Silva, Ricardo Cunha Gonçalves da
Boudinov, Henri Ivanov
Carro, Luigi
Abstract This brief presents a novel kind of voltage-mode CMOS design that uses multiple threshold voltage transistors and three power supply lines to implement quaternary logic gates, showing lower power dissipation and using less area than the present voltage-mode quaternary circuits. Inverter, NMIN, and NMAX gates are simulated with the Spice tool using TSMC 0.18-μm technology. The proposed logic circuits overcome the limitations of previous implementations used for multiple-valued logic circuits, such as static power consumption and noise vulnerability.
Contido em IEEE transactions on electron devices. New York. Vol. 53, n. 6 (June 2006), p. 1480-1483
Assunto Microeletronica
[en] CMOS desig
[en] Inverter
[en] Multiple-valued logic (MVL) circuits
[en] NMAX
[en] NMIN
[en] Voltage-mode quaternary
Origem Estrangeiro
Tipo Artigo de periódico
URI http://hdl.handle.net/10183/27584
Arquivos Descrição Formato
000565276.pdf (162.8Kb) Texto completo Adobe PDF Visualizar/abrir

Este item está licenciado na Creative Commons License

Este item aparece na(s) seguinte(s) coleção(ões)


Mostrar registro completo

Percorrer



  • O autor é titular dos direitos autorais dos documentos disponíveis neste repositório e é vedada, nos termos da lei, a comercialização de qualquer espécie sem sua autorização prévia.
    Projeto gráfico elaborado pelo Caixola - Clube de Criação Fabico/UFRGS Powered by DSpace software, Version 1.8.1.