Repositório Digital

A- A A+

Processador gráfico

.

Processador gráfico

Mostrar registro completo

Estatísticas

Título Processador gráfico
Outro título Graphic processor
Autor Caetano, Fabrício da Silva
Orientador Susin, Altamiro Amadeu
Data 2010
Nível Graduação
Instituição Universidade Federal do Rio Grande do Sul. Instituto de Informática. Curso de Engenharia de Computação.
Assunto Computação gráfica
Microeletronica
[en] Closed caption
[en] Demux
[en] DTV
[en] Graphic processor
Resumo Este documento descreve o projeto e implementação de um processador gráfico, um interpretador de closed caption e demultiplexador de MPEG2-TS para uso no Sistema Brasileiro de Televisão Digital (SBTVD). O projeto será realizado em duas fases, sendo que a primeira envolve a programação de uma versão utilizando a linguagem C++ para cada um dos componentes identificados, chamados protótipos. Os protótipos são usados para teste de conceito e como fonte de dados para a testes e verificação dos componentes finais. A segunda fase trata da descrição em VHDL dos protótipos, a apresentação de suas arquiteturas e máquinas de estados finitos, além da descrição do comportamento e dos dados que cada componente será responsável por gerenciar. Ao final, tem-se testes do projeto utilizando uma placa de FPGA acoplada a um monitor para a demonstração do funcionamento.
Abstract This document describes the project and implementation of a graphic processor, closed caption parser and a MPEG2-TS demultiplexer for use in the Brazilian Digital Television System (SBTVD). The project will have two phases: the first requires the programming of a software version for each one of the identified components, called prototypes. Thoses prototypes will serve for test of concept and as data source for testing purpouses and verification of the final components. The second phase has the VHDL description of the prototypes, the presentation of theirs architectures and finite state machines, besides the description of the behavior and the data that each component will be responsible. At the end, will be presented a test of this project using an FPGA board connected to a monitor to show the system working.
Tipo Trabalho de conclusão de graduação
URI http://hdl.handle.net/10183/27976
Arquivos Descrição Formato
000767668.pdf (1.272Mb) Texto completo Adobe PDF Visualizar/abrir

Este item está licenciado na Creative Commons License

Este item aparece na(s) seguinte(s) coleção(ões)


Mostrar registro completo

Percorrer



  • O autor é titular dos direitos autorais dos documentos disponíveis neste repositório e é vedada, nos termos da lei, a comercialização de qualquer espécie sem sua autorização prévia.
    Projeto gráfico elaborado pelo Caixola - Clube de Criação Fabico/UFRGS Powered by DSpace software, Version 1.8.1.