• English
    • Español
    • Português (Brasil)
Repositório Digital
  • Navegar
    • Coleções e comunidades
    • Ano
    • Autor
    • Título
    • Assunto
    • Tipo
  • Sobre
    • Apresentação
    • Estatísticas gerais
    • Instruções aos autores
    • Política
    • Ajuda
  • Contato
  • Ajuda
UFRGS
  • português (Brasil) 
    • English
    • español
    • português (Brasil)
  • português (Brasil) 
    • English
    • español
    • português (Brasil)
  • Entrar
A-AA+
Navegação Microeletrônica por Assunto 
  •   Lume inicial
  • Teses e Dissertações
  • Teses e Dissertações defendidas na UFRGS
  • Engenharias
  • Microeletrônica
  • Navegação Microeletrônica por Assunto
  • Lume inicial
  • Teses e Dissertações
  • Teses e Dissertações defendidas na UFRGS
  • Engenharias
  • Microeletrônica
  • Navegação Microeletrônica por Assunto
JavaScript is disabled for your browser. Some features of this site may not work without it.

Navegação Microeletrônica por Assunto "Lagrangian relaxation"

Estatísticas
  • 0-9
  • A
  • B
  • C
  • D
  • E
  • F
  • G
  • H
  • I
  • J
  • K
  • L
  • M
  • N
  • O
  • P
  • Q
  • R
  • S
  • T
  • U
  • V
  • W
  • X
  • Y
  • Z

Ordenado por:

Ordenar:

Resultados:

Resultados 1-3 de 3

  • Título
  • Data do documento
  • data de submissão
  • Ascendente
  • Descendente
  • 5
  • 10
  • 20
  • 40
  • 60
  • 80
  • 100
    • Thumbnail

      Cell selection to minimize power in high-performance industrial microprocessor designs 

      Reimann, Tiago Jose (2016) [Tese]
      This work addresses the gate sizing and Vt assignment problem for power, area and timing optimization in modern integrated circuits (IC). The proposed flow is applied to the Benchmark Suites of the International Symposium ...
    • Thumbnail

      Discrete gate sizing and timing-driven detailed placement for the design of digital circuits 

      Flach, Guilherme Augusto (2015) [Tese]
      Electronic design automation (EDA) tools play a fundamental role in the increasingly complexity of digital circuit designs. They empower designers to create circuits with several order of magnitude more components than it ...
    • Tackling the drawbacks of a lagrangian relaxation based discrete gate sizing algorithm 

      Plácido, Henrique (2018) [Dissertação]
      The shrink of the devices sizes allows the number of transistors in the integrated circuits to grow, leading to an increase in the leakage power. The discrete gate sizing technique consists in assigning each gate of the ...

      Powered by DSpace software, Version 5.8.
      Entre em contato
      Powered by DSpace software, Version 5.8.
      UFRGS
       

       

      Sobre o LumeApresentaçãoEstatísticas geraisInstruções aos autoresPolíticaAjuda

      Navegar

      Todo o repositórioColeções e comunidadesAnoAutorTítuloAssuntoTipoEsta coleçãoAnoAutorTítuloAssuntoTipo

      Minha conta

      EntrarCadastro

      Compartilhar

      Facebook
      Google+
      Twitter
      LinkedIn
      E-mail

      Powered by DSpace software, Version 5.8.
      Entre em contato
      Powered by DSpace software, Version 5.8.
      UFRGS